Cips

Lojik Analizörü Web, bir CPU’yu kullanan düşük hızlı mantık analizör stilleriyle doludur. Aynı şekilde birkaç fpga tabanlı tasarımlar var. Her ikisi de dezavantajların yanı sıra avantajları var. FPGA’lar hızlı ve aynı anda harika veri fırsatlarını yönetebilir. Ancak CPU’lar genellikle daha fazla belleğe sahip olduğun kadar çok daha fazla belleğe sahip oluyor, söyleyerek, bir tutuş bilgisayarı. [MOHAMMAD] Seçimi onestepped. Kısmen bir FPGA’da ve kısmen bir kol işlemcisine dayanan bir mantık analizörü geliştirdi.

Aslında, gerekçesi, ChipsCope gibi yerleşik FPGA mantık analizörlerinin yanı sıra sinyaltap gibi yerleşiktir. Bunlar FPGA tasarımınızla birlikte yapılır, ancak [Mohammad] sınırlamaları olduğunu keşfetti. Aynı şekilde kendi tasarımınız için isteyebileceğiniz kalıp alanını yiyorlar, bu yüzden gerekliliğe göre, büyük olasılıkla çok fazla hafızası yok.

Sistem, gerçek zamanlı olarak 640 × 480 VGA ekranında 32 bit sinyallerin yanı sıra yakalayabilir. Sistem aynı şekilde, görüntülemenin yanı sıra yakınlaştırmak için kullanılan bir USB fare arayüzüne sahiptir. Aşağıdaki işlemdeki şeyin bir videosunu görebilirsiniz.

Her zaman simülasyonu seçebilirsiniz, ancak genellikle stilinizi gerçek silikonda çalıştırmayı gerçekten zorunlu kılarsınız. Simülasyonda tasarımı zor olan diğer donanımlarla ince hatalar veya hatta etkileşimler vardır.

Analizöre, FPGA mantığından kol axi veriyoluna arayüzlenmeyi basitleştirmek için Xillybus çekirdeğinin kullanımı da dahil olmak üzere bir dizi büyüleyici tasarım özelliği vardır. Bu, kol işlemcisiyle iletişim kurmayı büyük ölçüde basitleştirir.

Daha önce düşük maliyetli FPGA tabanlı mantık analizörlerine baktık. Cihazınızda herhangi bir alanda kalan alanınız varsa, bunları entegre kullanabilirsiniz. Hız için gereksinimi hissetmezseniz, bir CPU tabanlı tasarım seçebilirsiniz.

Eğer söyleyemezsen, bu [Bruce Land’s] öğrencilerinden biridir. Gelecek nesil donanım bilgisayar korsanlarını üreten şeyin yanı sıra fikrin yanı sıra [Bruce].

Leave a Reply

Your email address will not be published. Required fields are marked *